

# Hi3519AV100/Hi3556AV100 音频优化方案

文档版本 00B01

发布日期 2018-11-15

#### 版权所有 © 深圳市海思半导体有限公司 2018。保留一切权利。

非经本公司书面许可,任何单位和个人不得擅自摘抄、复制本文档内容的部分或全部,并不得以任何 形式传播。

#### 商标声明



(上) HISILICON、海思和其他海思商标均为深圳市海思半导体有限公司的商标。

本文档提及的其他所有商标或注册商标,由各自的所有人拥有。

#### 注意

指则根据 This by A Moreous Secondiffication of the second of 您购买的产品、服务或特性等应受海思公司商业合同和条款的约束,本文档中描述的全部或部分产品、 服务或特性可能不在您的购买或使用范围之内。除非合同另有约定,海思公司对本文档内容不做任何 明示或默示的声明或保证。

由于产品版本升级或其他原因,本文档内容会不定期进行更新。除非另有约定,本文档仅作为使用指 导,本文档中的所有陈述、信息和建议不构成任何明示或暗示的担保。

## 深圳市海思半导体有限公司

地址: 深圳市龙岗区坂田华为基地华为电气生产中心 邮编: 518129

http://www.hisilicon.com 网址:

客户服务电话: +86-755-28788858

客户服务传真: +86-755-28357515

support@hisilicon.com



# 前言

## 概述

本文档提供 Hi3519AV100/Hi3556AV100 芯片的音频优化方案。

□ 说明

本文以 Hi3519AV100 描述为例,未有特殊说明,Hi3556AV100 与 Hi3519AV100 一致。

## 产品版本

与本文档相对应的产品版本如下。

| 产品名称    | 产品版本 | 1/00/2             |
|---------|------|--------------------|
| Hi3519A | V100 | . NA               |
| Hi3556A | V100 | . 1/3 <sup>3</sup> |

## 读者对象

本文档(本指南)主要适用于以下工程师:

- 技术支持工程师
- 单板硬件开发工程师

# 符号约定

在本文中可能出现下列标志,它们所代表的含义如下。

| 符号 | 说明                  |         |          |
|----|---------------------|---------|----------|
| 危险 | 表示有高度潜在危险,<br>严重伤害。 | 如果不能避免, | 会导致人员死亡或 |



| 符号     | 说明                                             |  |
|--------|------------------------------------------------|--|
| 警告     | 表示有中度或低度潜在危险,如果不能避免,可能导致人员轻微或中等伤害。             |  |
| 注意     | 表示有潜在风险,如果忽视这些文本,可能导致设备损坏、数据丢失、设备性能降低或不可预知的结果。 |  |
| ◎━━ 窍门 | 表示能帮助您解决某个问题或节省您的时间。                           |  |
| □ 说明   | 表示是正文的附加信息,是对正文的强调和补充。                         |  |

## 修订记录

修订记录累积了每次文档更新的说明。最新版本的文档包含以前所有文档版本的更新内容。

## 文档版本 00B01 (2018-11-15)

第1次临时版本发布。



# 目录

| 前   | <b>青</b>                    |                                                 |
|-----|-----------------------------|-------------------------------------------------|
| 1 1 | 概述                          | 1                                               |
|     | hand had a                  |                                                 |
| 2 ) | 解决方案                        | 2                                               |
|     | 2.1 硬件电路方案                  |                                                 |
|     | 2.1.1 以 MIC 输入为例的 AI 输入硬件电路 |                                                 |
|     | 2.1.2 模拟音频输出电路              | 00,                                             |
|     | 2.1.3 音频电路 PCB 设计注意事项       |                                                 |
|     | 2.2 音频对讲回音结构优化方案            |                                                 |
|     | 2.3 音频部分寄存器的设置说明            | 20)                                             |
|     | 2.3.1 对音频输入/输出的增益控制说明       | 0,                                              |
|     | 2.4 音频输入/输出接口函数的调用说明        | . 33 <sup>3</sup> / <sub>2</sub> / <sub>2</sub> |
|     | 2.4.1 音频输入/输出增益接口说明         |                                                 |
|     | 2.5 接口说明                    |                                                 |
|     | 2.5.1 音频 3A 算法的接口调用说明       |                                                 |
|     | 2.5.2 开启软件 ANR 算法           |                                                 |
|     |                             |                                                 |
| 3 , | 总结                          |                                                 |



# 插图目录

| 图 2-1 Hi3519AV100 芯片音频输入管脚示意图     | 3 |
|-----------------------------------|---|
| 图 2-2 MIC 单端输入电路                  | 4 |
| 图 2-3 MIC 差分输入电路                  | 4 |
| 图 2-4 Hi3519AV100 音频模拟输出板级处理框图    | 5 |
| 图 2-5 Hi3519AV100 模拟音频输出板级滤波、放大电路 | 6 |

海思专有和保密信息 版权所有 © 深圳市海思半导体有限公司



# **1** 概述

为使客户在基于 Hi3519AV100 的产品开发中获得较好音频质量,降低底噪,我们对 Hi3519AV100 音频方面的软、硬件需要注意的事项,单独进行阐述。



# 2 解决方案

## 2.1 硬件电路方案

## 2.1.1 以 MIC 输入为例的 AI 输入硬件电路

Hi3519AV100 提供 2 组双声道音频输入接口(AC\_IN0L/R、AC\_IN1L/R)。

Hi3519AV100 提供了 2 个 MIC\_BIAS 管脚,其中 AC\_MICBIAS0 对应 AC\_IN0L/R,AC\_MICBIAS1 对应 AC\_IN1L/R。

 $AC_IN0L/R$  可以复用为一个差分输入接口  $AC_IN0_P/N$ , $AC_IN1L/R$  可以复用为一个差分输入接口  $AC_IN1_P/N$ 。



图2-1 Hi3519AV100 芯片音频输入管脚示意图



MIC 单端输入电路的推荐设计方法如图 2-2 所示 (AC\_IN1 的设计与 AC\_IN0 类似,下面的电路图以 AC\_IN0 为例)。



#### 图2-2 MIC 单端输入电路



MIC 差分输入电路的推荐设计方法如图 2-3 所示。

#### 图2-3 MIC 差分输入电路



MIC 输入信号在进入主芯片之前,需要陶瓷电容进行隔离,推荐隔直电容取值 4.7uf(如 图 2-1 中 C165、C164); 在 PCB 设计上,该隔直电容需要靠近主芯片管脚放置。同时, 在差分 MIC 输入时要注意输入增益的设置,在要求获得相同 AI 音量的条件下,差分 输入时的增益值相对单端 MIC 输入的增益值需要减半。





### 注意

Audio 模块容易受电源噪声和信号串扰影响,为了有效降低音频底噪,需要根据使用场景做以下处理:

- 1、场景一(单 MIC 或双 MIC)
- 推荐 MIC 输入电路采用差分设计,MIC 可选用普通单端 MIC。当使用单 MIC 差分输入场景时,需要把 LINEIN 右通道输入信号选择寄存器(AUDIO\_ANA\_CTRL\_1 寄存器的 bit[7:4])配置为 0x0(INOR/INOL 差分输入),LINEIN 左通道输入信号选择寄存器(AUDIO\_ANA\_CTRL\_1 寄存器的 bit[3:0])配置为 0x0(INOL/INOR 差分输入);当使用双 MIC 差分输入场景时,需要把 LINEIN 右通道输入信号选择寄存器(AUDIO\_ANA\_CTRL\_1 寄存器的 bit[7:4])配置为 0x5(IN1R/IN1L 差分输入),LINEIN 左通道输入信号选择寄存器(AUDIO\_ANA\_CTRL\_1 寄存器的 bit[3:0])配置为 0x0(INOL/INOR 差分输入);
- 若 MIC 输入电路采用单端设计,则需要按照场景二的方法处理。
- 2、场景二(三个 MIC 或四个 MIC)
- MIC 输入电路采用单端设计,这时候建议通过限制输入增益 (ADUIO\_ANA\_CTRL\_0 寄存器的 bit[28: 24]和 bit[20:16])或关闭 ADC 增益 Boost 控制 (ADUIO\_ANA\_CTRL\_0 寄存器的 bit[29]和 bit[21])的方式来降低底噪,推荐 把输入增益调节到 36db 以下,并关闭 ADC 增益 boost 控制;
- 如果对远距离拾音有要求,则可以打开 ADC 增益 boost 控制,并把输入增益调节到 27dB 以下,或适当选用灵敏度更高的 MIC 或选择外置 audio codec。

以上寄存器详细描述请参考《Hi3519AV100 4K Smart IP Camera SoC 用户指南》12.2 章节。

## 2.1.2 模拟音频输出电路

Hi3519AV100 芯片的模拟音频输出,方案上与之前的 IPC 芯片并没有太大变化,如图 2-4 所示。

#### 图2-4 Hi3519AV100 音频模拟输出板级处理框图

#### 音频电路的框图



在具体板级电路上,外置运放还是推荐采用防爆音的 SGM8903,具体电路如图 2-5。



#### 图2-5 Hi3519AV100 模拟音频输出板级滤波、放大电路

#### Audio Out



## 2.1.3 音频电路 PCB 设计注意事项

- 音频信号需要远离数字信号,防止被干扰。
- AC\_VREF 管脚上对接的电容需要靠近主芯片放置,最大间距不超过 150mil。
- 音频信号的回流路径尽量选择 GND,且确保音频信号回流路径不会与其它信号, 尤其是数字信号公用回流路径;音频模块的地务必要直接打过孔到系统地,切忌将 音频地与其他模块地信号直接连接在一起,再公用一个地过孔到系统地。
- 模拟音频输入输出信号、MICBIAS 信号以 GND 为参考平面,并保证参考平面完成。
- 模拟音频输入输出信号、MICBIAS 信号要求全程包地处理,并且相邻信号之间的 GND 过孔均匀放置。
- MICBIAS 电路参数要求与 Hi3519AV100 DMEB 板采用的参数一致。
- 在设计 MIC 电路时,为获得较好的音频质量,建议 AC\_MICBIAS 信号在 Hi3519AV100 端将信号分为两路,各自对应做左声道及右声道的偏置电平。

## 2.2 音频对讲回音结构优化方案

若利用 Hi3519AV100 开发消费类 IPC 产品,这类产品的特点是产品结构尺寸小,集成度比较高,导致话筒与听筒在结构上可能太近;音频增益设置大一点的情况下,造成 Speaker 对 MIC 输入的干扰比较严重(注:软件回音抵消功能需要打开),导致对讲时引入回音问题,那么客户在产品结构设计时,需要注意以下几点:

- MIC 和 Speaker 的距离越远越好,二者之间的角度要保证声音信号耦合的越小越好。
- MIC 腔体一定要封闭,防止声音从结构件内部传递到 MIC, Speaker 最好封闭。
- 在结构上,Speaker 音腔的开孔只要保证开孔的面积之和相对腔体横截面积确保在一定的比例即可,一般在 15%以上。
- 一般来说,Speaker 的音腔大,声音的中低频部分音质会比较好,但功率会降低一些,通常都希望 Speaker 音腔大一些,当然客户需要综合考虑产品结构设计。



- MIC 开孔一般 0.8~1.2mm 的圆孔即可。MIC 的前音腔不能太大,即保证一个直孔即可。
- MIC 的密闭非常重要,一般要用橡胶或泡棉密封。用导音套会好一点,如果没有,就很容易因为 Speaker 在机器内部漏音到 MIC,这就会导致回音抵消很难做;导音套一般是和产品结构结合在一起的,一方面需要不漏音,密封;一方面不能有共振。
- Speaker 的结构设计需要注意,其结构件的设计,需要考虑到音腔辅助结构件起到 防震的作用,即防止 Speaker 发生时产生的震动通过结构外壳传递到 MIC 接收端; 且音腔需要有隔音设计,防止音腔漏音而导致串音。

## 2.3 音频部分寄存器的设置说明

## 2.3.1 对音频输入/输出的增益控制说明

音频输入增益分为两部分, 即数字增益控制与模拟增益控制两部分。

- 对于数字增益来说,推荐配置为 0dB~4dB,不超过 8dB(数字增益太大会影响音效); 对应的寄存器为 AUDIO\_ADC\_REG\_0,寄存器地址为 0x047b0000; 以左声道的数字增益为例, AUDIO\_ADC\_REG\_0 寄存器的 bit[30:24]用于控制左声道 ADC 输入的数字增益,详细信息可以查看《Hi3519A V100 ultra-HD Mobile Camera SoC 用户指南》。
- 对模拟增益控制来说,支持 0-56dB 的模拟增益配置。对应的寄存器为 AUDIO\_ANA\_CTRL\_0,寄存器地址为 0x047b0000; 以左声道的模拟增益为例(下同),AUDIO\_ANA\_CTRL\_0 寄存器的 bit[20:16]为左声道的 gain\_mic 控制,而 bit[21]则为左声道的 gain\_boost 控制位,该控制位设置为 0,即无放大,设置为 1,则有 20dB 的增益放大。
- 输入增益部分,推荐客户优先配置模拟增益,如果模拟增益配置到最大幅度仍想增加增益,再配置数字增益。
- 对于音频输出部分的增益控制,客户可依据需要,参考AUDIO\_DAC\_REG\_1 寄存器的 bit[30:24],通过设置合理的增益值来获取合适的音频输出音量,通常情况下,设置为 0dB 的输出幅度基本上可以满足板端音频输出的音量要求,客户可依据具体的产品来设置 Audio out 的输出增益,最大可达 6dB。

注意:输出增益也不可设置太大,防止出现破音现象。

## 2.4 音频输入/输出接口函数的调用说明

# 2.4.1 音频输入/输出增益接口说明

音频增益接口会根据需要的增益,自适应调节各部分的增益,配置相应寄存器,实现调节增益的同时使底噪最小。新增音频输入/输出增益 4 个调用接口,通过调用 acodec 的 ioctl 接口实现,同时调节左右声道的增益。接口描述如下:

● ACODEC\_SET\_INPUT\_VOL:输入增益设置接口,参数范围为[-78, 80],包括模拟增益和数字增益,赋值越大,音量越大。赋值为80时,音量最大,赋值为-78时,



音量最小,为静音。调节时左右声道一起生效。建议调节范围限制为[19,50],此范围只调节模拟增益,这样引入的噪声最小,能够更好的保证声音质量。

- ACODEC\_SET\_OUTPUT\_VOL: 音频输出增益设置,参数范围为[-121,6],赋值越大,音量越大。赋值为6时,音量最大,为6dB,赋值为-121时,音量最小,为静音。调节时左右声道一起生效。此接口调整的增益为音频输出的数字增益,一般情况下0dB基本满足要求(客户可结合板级运算放大倍数来适当调节),建议不要赋值太大,以免造成削波而产生破音。
- ACODEC\_GET\_INPUT\_VOL:输入增益获取。获取的增益为输入增益设置接口 ACODEC\_SET\_INPUT\_VOL 所设置的增益值,范围为[-78, 80]。
- ACODEC\_GET\_OUTPUT\_VOL:输出增益获取。获取的增益为输出增益设置接口 ACODEC\_SET\_OUTPUT\_VOL 所设置的增益值,范围为[-121,6]。

## 2.5 接口说明

## 2.5.1 音频 3A 算法的接口调用说明

具体使用,请参考《HiMPP V4.0 媒体处理软件开发参考》中音频章节的声音质量增强(VQE)的详细说明。

## 2.5.2 开启软件 ANR 算法

### 2.5.2.1 语音增强算法

为获得更好的音频效果,在实际使用中建议开启 ANR 算法

### 2.5.2.2 软件流程

AI init 时可能会有 pop 音,客户需要修改上层软件行为以获取更好的音频体验,推荐修改方案有两种,客户可以根据自己的需求选择相应的修改方案。

- 方案 1: 开机时使能 AI 通路, 然后 AI 通路常驻不再关闭;
- 方案 2: 在使用过程中正常打开关闭 AI 通路,但需要在使能 AI 通路时 mute 或者 丢弃前 1-2s 数据,以规避 POP 音问题。

# 2.6 对于 MIC 灵敏度指标约束

MIC(咪头)的灵敏度指标会影响拾音距离的远近,根据不同应用场景对拾音距离的需求,在增加硬件偏置方案之后,需要对 MIC 灵敏度指标进行约束,具体如表 2-1 所示。



#### 表2-1 MIC 灵敏度指标约束

| 拾音距离需求       | 增益 40dB<br>模拟 40dB 增益 36dB<br>模拟 36dB<br>MIC 灵敏度指标 |        |
|--------------|----------------------------------------------------|--------|
|              |                                                    |        |
| 近距离(20-50cm) | 无限制                                                | 无限制    |
| 1m 左右        | 无限制                                                | ≥-38dB |
| 3m 左右        | ≥-38dB                                             | ≥-32dB |

#### □ 说明

该表推荐选型为配置最大增益时的 MIC 选择, 当客户选择更大灵敏度的 MIC 时, 需要根据实测情况配置合适的增益以避免削波失真。



# 3 总结

综合上文,最优化音频质量的措施有以下几点(需同时满足):

- 音频外围电路需增加音频放大器以及相应的滤波电路(详细见最新版本的原理图文件)。
- 推荐使用可抑制电容充放电导致爆音的音频放大器(推荐型号: SGM8903)。
- 音频对讲回音抵消,除了需要打开回音抵消功能外,客户在产品结构的设计上也需要注意,注意的几点已经在上面章节阐述。
- 需要注意确保对寄存器的正确设置以及对接口函数的正确调用。
- 调用正确的接口函数来实现正确的增益配置。

海思专有和保密信息 版权所有 © 深圳市海思半导体有限公司